當前位置:首頁 ? 常見問題 ? 巧妙設計高頻PCB板需要注意的八個方面
大家都知道高頻板是使用于高頻領(lǐng)域的線路板。高頻它對線路的電介數(shù)值有所要求,介電系數(shù)低,穩(wěn)定性要強。那么在設計高頻PCB板的環(huán)節(jié),需要注意哪些方面呢?
避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。
選擇PCB板材必須在滿足設計需求和可量產(chǎn)性及成本中間取得平衡點。設計需求包含電氣和機構(gòu)這兩部分。通常在設計非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個GHz的頻率時的介質(zhì)損(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設計的頻率是否合用。
信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。
四、對于只有一個輸出端的時鐘信號線,如何實現(xiàn)差分布線?
要用差分布線一定是信號源和接收端也都是差分信號才有意義。所以對只有一個輸出端的時鐘信號是無法使用差分布線的。
五,差分布線方式是如何實現(xiàn)的?
差分對的布線有兩點要注意,一是兩條線的長度要盡量一樣長,另一是兩線的間距(此間距由差分阻抗決定)要一直保持不變,也就是要保持平行。平行的方式有兩種,一為兩條線走在同一走線層(side-by-side),一為兩條線走在上下相鄰兩層(over-under)。一般以前者side-by-side實現(xiàn)的方式較多。
六、設計要考慮到接收端差分線對之間可否加一匹配電阻?
接收端差分線對間的匹配電阻通常會加, 其值應等于差分阻抗的值。這樣信號品質(zhì)會好些。
七、為何差分對的布線要靠近且平行?
對差分對的布線方式應該要適當?shù)目拷移叫小K^適當?shù)目拷且驗檫@間距會影響到差分阻抗(differential impedance)的值, 此值是設計差分對的重要參數(shù)。需要平行也是因為要保持差分阻抗的一致性。若兩線忽遠忽近, 差分阻抗就會不一致, 就會影響信號完整性(signal integrity)及時間延遲(timing delay)。
八、如何處理高頻板實際布線中的一些理論沖突的問題
1. 基本上, 將模/數(shù)地分割隔離是對的。 要注意的是信號走線盡量不要跨過有分割的地方(moat), 還有不要讓電源和信號的回流電流路徑(returning current path)變太大。
2. 晶振是模擬的正反饋振蕩電路, 要有穩(wěn)定的振蕩信號, 必須滿足loop gain與phase的規(guī)范, 而這模擬信號的振蕩規(guī)范很容易受到干擾, 即使加ground guard traces可能也無法完全隔離干擾。 而且離的太遠, 地平面上的噪聲也會影響正反饋振蕩電路。 所以, 一定要將晶振和芯片的距離進可能靠近。
3. 確實高速布線與EMI的要求有很多沖突。 但基本原則是因EMI所加的電阻電容或ferrite bead, 不能造成信號的一些電氣特性不符合規(guī)范。 所以, 最好先用安排走線和PCB疊層的技巧來解決或減少EMI的問題, 如高速信號走內(nèi)層。 最后才用電阻電容或ferrite bead的方式, 以降低對信號的傷害。
以上便是小編整理的高頻PCB板設計中應該注意的8個方面,相信作為設計或者工程的您,應該對高頻板有更加深入的認知了。金瑞欣是高頻板生產(chǎn)廠家,品牌盡快材料羅杰斯高頻板,羅杰斯混壓板,泰康尼克高頻板,雅龍高頻板等。更多詳情可以咨詢金瑞欣。
通過公司研發(fā)團隊的不懈努力,現(xiàn)已成功研發(fā)微小孔板、高精密板、難度板、微型化板、圍壩板等,具備DPC、DBC、HTCC、LTCC等多種陶瓷生產(chǎn)技術(shù),以便為更多需求的客戶服務,開拓列廣泛的市場。
? 2018 深圳市金瑞欣特種電路技術(shù)有限公司版權(quán)所有 技術(shù)支持:金瑞欣